# Санкт-Петербургский Политехнический Университет Петра Великого Институт Компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

## Лабораторная работа 6

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

**Тема: Port-Level IO Protocols** 

Задание 1

Студент: Безрукова Ю.С. Гр. № 3540901/81502

Преподаватель: Антонов А.П.

# Санкт-Петербургский Политехнический Университет Петра Великого Институт Компьютерных наук и технологий Кафедра компьютерных систем и программных технологий

## Лабораторная работа 6

Предмет: Проектирование реконфигурируемых гибридных вычислительных систем

**Тема: Port-Level IO Protocols** 

Задание 1

Студент: Белоглазов К.И.

Гр. 3540901/81501

Преподаватель: Антонов А.П.

## Оглавление

| Задание    | 4  |
|------------|----|
| Ход работы | 6  |
| Решение 1  | 6  |
| Решение 2  | 9  |
| Выволы     | 13 |

#### Задание

- Создать проект lab6\_1
- Микросхема: xa7a12tcsg325-1q
- Создать Си код на основе слайда (функция foo)



- Создать тест lab6\_1\_test.c на основе слайда выше.
- Сделать solution1
  - о задать: clock period 6; clock uncertainty 0.1
  - осуществить моделирование (на основе слайда выше, с выводом результатов в консоль)
  - о осуществить синтез (с настройками по умолчанию интерфейс ap-fifo)
    - привести в отчете:
      - performance estimates=>summary
      - utilization estimates=>summary
      - Performance Profile
      - interface estimates=>summary
        - о объяснить какой интерфейс использован для блока (и какие сигналы входят) и для портов (и какие сигналы входят).
      - scheduler viewer (выполнить Zoom to Fit)
        - O На скриншоте показать Latency
        - о На скриншоте показать Initiation Interval
      - resource viewer (выполнить Zoom to Fit)
        - На скриншоте показать Latency
        - На скриншоте показать Initiation Interval
  - Ocyществить C|RTL моделирование
    - Привести результаты из консоли
    - Открыть временную диаграмму (все сигналы)
      - Отобразить два цикла обработки на одном экране
        - о На скриншоте показать Latency
        - На скриншоте показать Initiation Interval
- Сделать solution2
  - Задать протокол
    - a: ap\_bus
  - о осуществить моделирование
  - о осуществить синтез
    - привести в отчете:
      - performance estimates=>summary
      - utilization estimates=>summary
      - Performance Profile

- interface estimates=>summary
  - о объяснить какой интерфейс использован для блока (и какие сигналы входят) и для портов (и какие сигналы входят).
- scheduler viewer (выполнить Zoom to Fit)
  - На скриншоте показать Latency
  - о На скриншоте показать Initiation Interval
- resource viewer (выполнить Zoom to Fit)
  - о На скриншоте показать Latency
  - O На скриншоте показать Initiation Interval
- Осуществить C|RTL моделирование
  - Привести результаты из консоли
  - Открыть временную диаграмму (все сигналы)
    - Отобразить два цикла обработки на одном экране
      - о На скриншоте показать Latency
      - O На скриншоте показать Initiation Interval
- Выводы
  - о Объяснить отличие протоколов

## Ход работы

#### Решение 1

### Исходные файлы

```
#define DCT SIZE 5
void foo(int d[DCT SIZE]){
     static int acc = 0;
     int i;
     for (i = 0; i < 4; i++)
          acc += d[i+1];
          d[i] = acc;
     }
}
Тест
#include <stdio.h>
int main()
     int d[5];
     int i;
     for (i = 0; i < 5; i++) {
          d[i] = i + 5;
     }
     foo(d);
     int res[5] = \{6, 13, 21, 30, 9\};
     int pass;
     fprintf(stdout, "Expected Actual\n");
     for (i = 0; i < 5; i++)
          fprintf(stdout, "res[%d]: %d == d[%d]: %d\n", i, res[i], i,
d[i]);
          if (res[i] == d[i]) {
               pass = 1;
          } else {
               pass = 0;
               break;
     }
     if (pass) {
          fprintf(stdout, "-----Pass!----\n");
          return 0;
     } else {
          fprintf(stderr, "-----Fail!-----\n");
          return 1;
     }
}
```

### Настройка решения

| Clock Period: 6        | Uncertainty: 0.1 |
|------------------------|------------------|
| Part Selection         |                  |
| Part: xa7a12tcsg325-1q |                  |

## Моделирование

Моделирование пройдено без ошибок.

Симуляция с настройками и интерфейсом по умолчанию:



Полученное значение задержки укладывается в заданное целевое значение.



Период задержки до получения результатов составляет 13 тактов, интервал инициализации составляет 14 тактов. Всего на одну итерацию приходится 3 такта.



## Использование ресурсов

| Utilization Estimates |          |        |       |      |  |  |
|-----------------------|----------|--------|-------|------|--|--|
| ─ Summary             |          |        |       |      |  |  |
| Name                  | BRAM_18K | DSP48E | FF    | LUT  |  |  |
| DSP                   | -        | -      | -     | -    |  |  |
| Expression            | -        | -      | 0     | 60   |  |  |
| FIĖO                  | -        | -      | -     | -    |  |  |
| Instance              | -        | -      | -     | -    |  |  |
| Memory                | -        | -      | -     | -    |  |  |
| Multiplexer           | -        | -      | -     | 51   |  |  |
| Register              | -        | -      | 74    | -    |  |  |
| Total                 | 0        | 0      | 74    | 111  |  |  |
| Available             | 40       | 40     | 16000 | 8000 |  |  |
| Utilization (%)       | 0        | 0      | ~0    | 1    |  |  |

Данное решение потребует на микросхеме 74 регистра и 111 LUT.



# Интерфейс

| Interface  |     |      |            |               |              |  |
|------------|-----|------|------------|---------------|--------------|--|
| ─ Summary  |     |      |            |               |              |  |
| RTL Ports  | Dir | Bits | Protocol   | Source Object | C Type       |  |
| ap_clk     | in  | 1    | ap_ctrl_hs | foo           | return value |  |
| ap_rst     | in  | 1    | ap_ctrl_hs | foo           | return value |  |
| ap_start   | in  | 1    | ap_ctrl_hs | foo           | return value |  |
| ap_done    | out | 1    | ap_ctrl_hs | foo           | return value |  |
| ap_idle    | out | 1    | ap_ctrl_hs | foo           | return value |  |
| ap_ready   | out | 1    | ap_ctrl_hs | foo           | return value |  |
| d_address0 | out | 3    | ap_memory  | d             | array        |  |
| d_ce0      | out | 1    | ap_memory  | d             | array        |  |
| d_we0      | out | 1    | ap_memory  | d             | array        |  |
| d_d0       | out | 32   | ap_memory  | d             | array        |  |
| d_q0       | in  | 32   | ap_memory  | d             | array        |  |
|            |     |      |            |               |              |  |

Ap\_memory — интерфейс по умолчанию для аргументов — массивов. Может быть указан только для массивов.

# C/RTL моделирование



На временной диаграмме отображена задержка и интервал инициализации.

#### Решение 2

## Исходные файлы

```
#define DCT SIZE 5
void foo(int d[DCT SIZE]){
     static int acc = 0;
     int i;
     for (i = 0; i < 4; i++)
           acc += d[i+1];
           d[i] = acc;
     }
}
Тест
#include <stdio.h>
int main()
     int d[5];
     int i;
     for (i = 0; i < 5; i++) {
           d[i] = i + 5;
```

```
foo(d);
     int res[5] = \{6, 13, 21, 30, 9\};
     int pass;
     fprintf(stdout, "Expected
                               Actual\n");
     for (i = 0; i < 5; i++)
          fprintf(stdout, "res[%d]: %d == d[%d]: %d\n", i, res[i], i,
d[i]);
          if (res[i] == d[i]) {
               pass = 1;
          } else {
               pass = 0;
               break;
          }
     }
     if (pass) {
          fprintf(stdout, "-----Pass!----\n");
          return 0;
     } else {
          fprintf(stderr, "-----Fail!----\n");
          return 1;
     }
```

Моделирование

```
Generating csim.exe
Expected Actual
res[0]: 6 == d[0]: 6
res[1]: 13 == d[1]: 13
res[2]: 21 == d[2]: 21
res[3]: 30 == d[3]: 30
res[4]: 9 == d[4]: 9
-----Pass!-----
INFO: [SIM 211-1] CSim done with 0 errors.
Finished C simulation.
```

Задание интерфейса ap\_bus

#### Синтез

Производительность

```
Performance Estimates
☐ Timing (ns)
   ■ Summary
    Clock Target Estimated Uncertainty
                      5.900
    ap_clk
           6.00
                                   0.10
```

Полученная величина задержки укладывается в заданное значение.

Использование ресурсов



Для данного решения на микросхеме будет задействовано 109 портов и 125 LUT.



Данные, отображенные на рисунке соответствуют описанным выше.



Задержка для каждой итерации составляет 6 тактов, всего происходит 4 повтора итераций. Полный цикл занимает 26 тактов.

Приведем диаграмму, определяющую последовательность операций для каждой итерации.



Интерфейс

| Interface     |     |      |            |               |              |
|---------------|-----|------|------------|---------------|--------------|
| ─ Summary     |     |      |            |               |              |
| RTL Ports     | Dir | Bits | Protocol   | Source Object | C Type       |
| ap_clk        | in  | 1    | ap_ctrl_hs | foo           | return value |
| ap_rst        | in  | 1    | ap_ctrl_hs | foo           | return value |
| ap_start      | in  | 1    | ap_ctrl_hs | foo           | return value |
| ap_done       | out | 1    | ap_ctrl_hs | foo           | return value |
| ap_idle       | out | 1    | ap_ctrl_hs | foo           | return value |
| ap_ready      | out | 1    | ap_ctrl_hs | foo           | return value |
| d_req_din     | out | 1    | ap_bus     | d             | pointer      |
| d_req_full_n  | in  | 1    | ap_bus     | d             | pointer      |
| d_req_write   | out | 1    | ap_bus     | d             | pointer      |
| d_rsp_empty_n | in  | 1    | ap_bus     | d             | pointer      |
| d_rsp_read    | out | 1    | ap_bus     | d             | pointer      |
| d_address     | out | 32   | ap_bus     | d             | pointer      |
| d_datain      | in  | 32   | ap_bus     | d             | pointer      |
| d_dataout     | out | 32   | ap_bus     | d             | pointer      |
| d_size        | out | 32   | ap_bus     | d             | pointer      |

Все порты с протоколами ap\_ctrl\_hs представляют собой порты block level I/O. Протокол ap\_bus реализует переменные указателя и передачи по ссылке в качестве шины общего назначения, аналогичной типичному интерфейсу DMA.

C/RTL моделирование



На временной диаграмме изображён интервал инициализации и задержка.

#### Выводы

В первом варианте решения был задействован интерфейс по умолчанию ар\_темогу, который предназначен к использованию только для аргументов — массивов. Во втором варианте был использован интерфейс ар\_bus. . Протокол ар\_bus реализует переменные указателя и передачи по ссылке в качестве шины общего назначения, аналогичной типичному интерфейсу DMA.

Результат полученной величины задержки и количество тактов интервала инициализации с протоколом по умолчанию является меньшим. Таким образом первое решение является оптимальным.